Моделирование подсистемы памяти многопроцессорных систем с буферным устройством с несколькими очередями на основе открытых сетей массового обслуживания
Интенсивность потока заявок сети. Анализ влияния числа процессорных узлов на реальную пропускную способность подсистемы "процессор-память" с архитектурой памяти UMA. Влияние числа модулей на латентность при одной и двух очередях обращения к памяти.
Подобные документы
Применение протоколов обеспечения когерентности данных в оперативной памяти модулей биллинговых систем. Проектирование микропроцессорных систем с распределенной памятью. Модификации удаленных копий данных. Конкретная реализация разделяемой памяти.
реферат, добавлен 26.04.2017Характеристика и отличительные черты канальной, операторской и технической подсистемы типовых центров обработки вызовов. Моделирование трехфазной системы массового обслуживания. Особенности показателей каждой из частных систем массового обслуживания.
статья, добавлен 02.04.2019Разработка устройства сбора данных на базе микропроцессора. Изучение блока памяти этого устройства. Описание принципа построения статического оперативного запоминающего устройства, его узлов и элементов. Построение пространства памяти заданного объема.
курсовая работа, добавлен 31.01.2015Виды микроволновых полупроводниковых приборов и направления их развития. Технологии флэш-памяти - вида энергонезависимой перезаписываемой полупроводниковой памяти. Технология формирования флэш-памяти компаний Intel, StrataFlash, Wireless Memory System.
реферат, добавлен 22.08.2015Выражение для определения объема адресуемой памяти в зависимости от числа разрядов слова адреса. Точность представления сигнала и мощность шумов квантования. Распределение ячеек памяти по переменным. Расчет минимальной частоты дискретизации сигналов.
контрольная работа, добавлен 22.01.2014Реализация блочных алгоритмов в открытых гетерогенных системах на базе графического процессора. Структуризация и особенности работы различных типов памяти графического процессора. Малый объем "быстрой" памяти, доступной одному вычислительному потоку.
статья, добавлен 07.11.2018Методы распределения памяти, в которых используется перемещение сегментов процессов между оперативной памятью и диском, и в которых внешняя память не привлекается. Страничное распределение памяти и распределение с фиксированными и динамическими разделами.
реферат, добавлен 06.10.2010Микросхемы флэш-памяти объемом 4 Гбайта, используемые в качестве энергонезависимой памяти в бытовых, промышленных и компьютерных устройствах. Заявленная и фактическая ёмкость, разрядность микросхемы, ввод/вывод и хранение данных в flash-памяти Samsung.
контрольная работа, добавлен 30.08.2012Централизованные и распределенные системы управления. Организация вычислительного ядра микроЭВМ. Организация основной памяти. Подсистемы импульсного и цифрового ввода. Организация устройств связи с объектами. Однополярные прямоугольные импульсы.
контрольная работа, добавлен 25.06.2013Описание принципов работы блоков памяти. Разработка электрических схем блоков, селектора адреса. Расчет электрических параметров для высокого и низкого уровней сигнала. Определение суммы средних мощностей, потребляемых микросхемами памяти и логики.
курсовая работа, добавлен 18.05.2014- 11. Микросхемы для бытовой аппаратуры M24C128, M24C256, M24C32, M24C64, M24C16, TDA7318,TDA7309,TDA7313
Микросхемы для бытовой аппаратуры и энергонезависимой памяти: основные характеристики и функции. Доступ по последовательному интерфейсу, чтение и запись, срок хранения информации в памяти. Параметры выходов звуковых микросхем и виды процессоров.
контрольная работа, добавлен 30.08.2012 Роль коммутационных систем в многопроцессорных вычислительных системах. Коммутационная система для сетей передачи данных. Зависимость времени поиска каналов от числа входов в коммутационной системе с параллельной идентификацией поиском каналов связи.
статья, добавлен 11.03.2018Исследование особенностей построения надежных элементарных схем автоматной памяти. Способы организации определения их работоспособности. Применение многофункциональных схем памяти при построении надежных перестраиваемых цифровых компьютерных устройств.
статья, добавлен 21.01.2018Определение числа пользователей локальной вычислительной сети. Время реакции сервера, интенсивность общего потока требований и их обслуживания. Общая характеристика сегментации ЛВС с использованием коммутаторов. Служба управления сетью и протокола SNMP.
контрольная работа, добавлен 28.11.2013Анализ прогресса в изготовлении транзисторов. Влияние попадания тяжелых заряженных частиц на работу транзисторов и КМОП-ячейки памяти. Моделирование воздействия заряженных частиц при разных размерах и разной температуре. Влияние радиации на транзисторы.
дипломная работа, добавлен 28.11.2019Обзор различных видов памяти, разрабатываемых и производимых компанией. Описание и организация микросхем. Меры по усовершенствованию электрических характеристик. Последние разработки в области постоянных запоминающих устройств (ПЗУ), их преимущества.
статья, добавлен 30.08.2012Процессоры, типы процессоров и их особенности. Материнские платы, разнообразие и отличительные черты. Системные платы. Память, ее виды: оперативная, постоянная и внешняя. Логическая организация памяти. Видеоконтроллеры, акселераторы, видеоускорители.
реферат, добавлен 29.01.2009Основные положения и методы анализа теории телетрафика в телекоммуникациях. Процедуры проектирования телекоммуникационных систем и сетей. Математические модели систем распределения информации. Имитационное моделирование систем массового обслуживания.
учебное пособие, добавлен 24.06.2014- 19. Метод моделирования сбоев оперативной памяти FPGA внесением дефектов на уровне регистровых связей
Характеристика способов моделирования сбоев оперативной памяти FPGA. Обоснование целесообразности использования методов моделирования с внесением дефектов. Описание логики функционирования и алгоритма реализации предложенного метода на языке VHDL.
статья, добавлен 28.02.2016 Разработка структурной схемы микропроцессорной системы на основе процессора Intel 8086, работающей в минимальном режиме. Создание функциональных схем модулей памяти и портов ввода/вывода; расчет адресного пространства. Алгоритм функционирования системы.
курсовая работа, добавлен 10.06.2013Исследование центрального устройства обработки. Определение регистров устройства обработки. Анализ векторов аппаратных прерываний. Изучение внутренней и внешней памяти. Архитектура внутренней кэш-памяти команд. Характеристика методов адресации операндов.
курсовая работа, добавлен 30.12.2020Архитектура и система команд микроконтроллеров AVR семейства Mega, методы использования внешней памяти, выводы для подключения внешнего ОЗУ. Способы адресации памяти данных, инициализация стека. Связь микроконтроллера с периферийными устройствами.
презентация, добавлен 17.10.2014Главный анализ мощности, рассеиваемой блоками ассоциативной памяти, построенной по классической схеме. Трата мощности на перезаряд шин поиска и шин совпадения. Основные характеристики пяти блоков САМ, разработанных для микропроцессора "Эльбрус-4С+".
статья, добавлен 27.11.2018Система команд аккумуляторного типа. Организация памяти программ, памяти данных. Самые важные и часто используемые регистры специального назначения, которые используются для конфигурирования, задания режимов и отслеживания состояния микроконтроллера.
контрольная работа, добавлен 04.09.2010Назначение микропроцессорных информационно-управляющих систем. Организация памяти и портов ввода/вывода микроконтроллера ATmega64. Механические характеристики индикаторов. Расчет потребляемой устройством мощности. Разработка принципиальной схемы.
реферат, добавлен 18.02.2019