Сложение чисел с плавающей запятой в прямом коде

Каноническая структура синтеза синхронного вычислительного устройства. Управление работой всех синхронных узлов и деталей. Сложение в прямом коде с плавающей запятой. Моделирование работы алгоритма на ЭВМ. Процедуры и функции основного кода программы.

Подобные документы

  • Процесс создания и минимизации микропрограммного управляющего автомата с жесткой логикой, реализующего операцию умножения двоичных чисел с плавающей запятой вторым способом с простой коррекцией и использованием дополнительного кода, с порядками.

    курсовая работа, добавлен 16.09.2012

  • Рассмотрение недостатков стандарта IEEE 754, используемого в современных вычислительных системах для представления чисел в формате с плавающей запятой. Использование интервального и постбинарного кодирования для представления результатов преобразований.

    статья, добавлен 26.03.2016

  • Кодирование информации в ЭВМ. Диапазон целых чисел с фиксированной и плавающей точкой. Логические функции и элементы. Характеристика видов комбинационных логических схем. Последовательные схемы и запоминающие устройства. Применение цифровых устройств.

    курс лекций, добавлен 19.12.2010

  • Рассмотрение алгоритма перевода чисел из одной системы счисления в другую. Преобразование кодов чисел, используемых в цифровых вычислительных машинах. Выполнение арифметических операций в цифровой вычислительной машине в формате с фиксированной запятой.

    практическая работа, добавлен 22.12.2017

  • Проектирование операционного устройства для выполнения заданной операции сложения с фиксированной запятой чисел, представленных обратными двоичными кодами на уровне логических схем. Организация связей между операционным и управляющим автоматами.

    курсовая работа, добавлен 04.08.2010

  • Перевод десятичных чисел в двоичную и в шестнадцатеричную систему. Сложение чисел в десятичной, двоичной и шестнадцатеричной системах. УГО ИМС запоминающего устройства. Графическое изображение микросхемы. Технические характеристики микропроцессора 80486.

    контрольная работа, добавлен 14.05.2015

  • Проектирование кодера и декодера циклического БЧХ-кода. Программа для кодирования и декодирования сообщений в БЧХ-коде. Метод декодирования и исправления ошибок, расчет вариантов их обработки. Эффективность использования микроконтроллеров с ядром MCS51.

    курсовая работа, добавлен 31.05.2014

  • Проектирование вычислительного устройства, выполняющего сложную обработку цифровой информации по заданному алгоритму. Представление синхронного вычислителя в виде композиции двух автоматов — операционного и управляющего. Повышение быстродействия автомата.

    статья, добавлен 12.06.2018

  • Разработка и обоснование электрической структурной и функциональной схем устройства умножения двух чисел. Выбор элементной базы. Разработка и описание работы принципиальной схемы. Расчёты генератора тактовых импульсов, управляющего работой устройства.

    курсовая работа, добавлен 08.09.2024

  • Разработка алгоритма и графа макрооперации, микропрограммы выполнения макрооперации, функциональной электрической схемы специализированного вычислительного устройства. Анализ переполнения разрядной сетки. Применение различных модифицированных кодов.

    курсовая работа, добавлен 21.03.2014

  • Разработка программы в среде Pascal ABC, предназначенной для моделирования поведения линейной схемы на постоянном токе. Моделирование линейных электронных схем постоянного тока при прямом формировании узловых уравнений с управляемыми источниками токов.

    курсовая работа, добавлен 14.05.2015

  • Кодирование сигналов и состояний. Таблица переходов триггера. Минимизированная каноническая система уравнений. Составление карт Карно. Разработка функциональной схемы управляющего устройства на JK-триггерах. Использование эвристического алгоритма.

    контрольная работа, добавлен 13.01.2014

  • Синтез структурных схем кодирующего и декодирующего устройства для передачи сообщений по телемеханическому каналу в заданном помехозащищенном коде. Характеристика разработки модели системы связи с возможностью имитации ошибок при трансляции данных.

    курсовая работа, добавлен 10.11.2017

  • Функции блока памяти. Программируемые логические матрицы. Последовательность синтеза синхронных управляющих автоматов. Оценка эффективности методов кодирования. Структурный синтез логического преобразователя. Составление таблицы переходов и выходов.

    курсовая работа, добавлен 26.09.2017

  • Описание используемого микроконтроллера. Разработка структурной схемы устройства. Принципиальная схема устройства часов с таймером. Разработка алгоритма работы управляющей программы. Разработка управляющей программы. Демонстрация работы устройства.

    курсовая работа, добавлен 29.07.2016

  • Разработка генератора телеграфного текста, который будет формировать в телеграфном коде небольшой, неизменяемый в процессе эксплуатации, текст. Структурная схема устройства. Принцип работы и взаимодействия структурных блоков схемы. Элементная база.

    курсовая работа, добавлен 16.10.2017

  • Уравнения входов синхронного и асинхронного счётчиков. Диаграммы Вейча для уравнений входов. Построение и экспериментальное исследование работы синхронного и асинхронного счётчиков в компьютерном схемотехническом симуляторе Electronics WorkBench.

    курсовая работа, добавлен 02.12.2018

  • Особенности структуры преобразователя двоичного кода в биномиальный. Правила смены биномиального счетчика. Анализ алгоритма его работы. Специфика устройства дешифрации нуля. Эффективность и перспектива применения данного преобразователя в приборах.

    статья, добавлен 26.10.2010

  • Радиоэлектроника и вычислительная техника в всех сферах человеческой деятельности. Создание модели платы. Определение резонансной частоты устройства, виброперемещений и возникающих нагрузок. Определение температуры, воздействующей на элементы устройства.

    методичка, добавлен 30.07.2016

  • Алгоритм выполнения арифметических операций сложения и вычитания многоразрядных чисел в заданном двоично-десятичном коде. Проектирование функциональной схемы одноразрядного десятичного сумматора комбинационного типа. Схема распределителя сигналов.

    курсовая работа, добавлен 11.11.2017

  • Построение графа синтезируемого устройства. Определение количества синхронных JK-триггеров. Переход от исходного автомата Мили к эквивалентному автомату Мура с помощью графов. Рассмотрение примера алгоритма программы по кодированию автомата Мура.

    курсовая работа, добавлен 16.06.2011

  • Разработка структуры системы управления работой манипулятора. Функциональная блок-схема алгоритма управления промышленным роботом. Представление программы управления роботом-манипулятором в релейно-контактном виде. Алгоритмическое представление программы.

    реферат, добавлен 10.10.2010

  • Проектирование и экспериментальная проверка работы синхронных счетчиков с заданной последовательностью смены состояний. Анализ работы счетчиков на регистрах сдвига. Моделирование лабораторного стола с наборным полем для макетирования цифровых схем.

    лабораторная работа, добавлен 15.08.2013

  • Логическая структура триггера. Одноразрядный комбинационный сумматор. Операции сложения в дополнительном коде, с представленными слагаемыми в двоичном виде. Назначение адаптеров и контроллеров внешних устройств. Особенности развития современных ПЭВМ.

    контрольная работа, добавлен 25.05.2012

  • Овладение приемами синтеза дискретных устройств. Управление часами с помощью конечного автомата. Рассмотрение примера функциональной схемы электронных наручных часов. Проработка программы курсовой работы. Методика выполнения двух разделов курсовой работы.

    методичка, добавлен 03.06.2014

Работы в архивах красиво оформлены согласно требованиям ВУЗов и содержат рисунки, диаграммы, формулы и т.д.
PPT, PPTX и PDF-файлы представлены только в архивах.
Рекомендуем скачать работу и оценить ее, кликнув по соответствующей звездочке.